위상 변화 시간 지연으로 DC/DC 변환기 성능을 향상시키는 방법
에 의해 출판 된:
Intersil
이 기사에서는 위상 시프트 시간 지연을 사용하여 마스터/슬레이브 구성에서 여러 DC/DC 벅 조정기를 동기화하는 방법을 살펴 봅니다. 위상 이동 여러 컨버터는 시간 중첩을 방지하고 RMS 전류, 리플 및 입력 커패시터 요구 사항을 감소시켜 시스템 EMI 및 전력 효율을 향상시킵니다. 이 접근법은 또한 높은 입력 필터링의 필요성을 제거하고 비트 주파수와 관련된 문제를 해결합니다.
자세한 내용은이 백서를 다운로드하십시오.
더 알기 위해
이 양식을 제출함으로써 귀하는 수락합니다 Intersil 당신에게 연락하여 마케팅 관련 이메일 또는 전화. 언제든지 구독을 취소할 수 있습니다. Intersil 웹사이트 및 커뮤니케이션은 자체 개인 정보 보호 정책의 적용을 받습니다.
이 리소스를 요청하면 사용 약관에 동의하는 것입니다. 모든 데이터는 우리의 보호 개인 정보 정책.추가 질문이 있으시면 이메일을 보내주십시오 dataprotection@techpublishhub.com
랑:
ENG
유형:
Whitepaper 길이:
5 페이지