Gen2 Serial Rapidio 및 저렴한 비용, 저전력 FPGAS
무선, 유선 및 의료/이미징 처리와 같은 응용 분야의 대역폭 요구 사항은 계속해서 설계자가 필요로하는 실시간 신호 처리 기능을 제공하는 데 필요한 도구 세트에 따라 계속됩니다.
Gen2 Serial Rapidio (SRIO)를 지원하는 저렴한 저렴한 저전력 FPGA와 결합 된 DSP 및 네트워크 처리 장치 (NPU) 장치는 고속 처리, 가입자 기반, 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 비용 및 전력 제한.
자세한 내용은이 백서를 다운로드하십시오.
더 알기 위해
이 양식을 제출함으로써 귀하는 수락합니다 Lattice Semiconductor Corporation 당신에게 연락하여 마케팅 관련 이메일 또는 전화. 언제든지 구독을 취소할 수 있습니다. Lattice Semiconductor Corporation 웹사이트 및 커뮤니케이션은 자체 개인 정보 보호 정책의 적용을 받습니다.
이 리소스를 요청하면 사용 약관에 동의하는 것입니다. 모든 데이터는 우리의 보호 개인 정보 정책.추가 질문이 있으시면 이메일을 보내주십시오 dataprotection@techpublishhub.com
더 많은 리소스 Lattice Semiconductor Corporation
FPGA에서 PCI Express 브리징 솔루션 ...
전임자와 마찬가지로 PCI (Peripheral Component Interconnect)와 마찬가지로 PCI Express는 유비쿼터스 시스템 인터페이스가...
FPGA 및 CPLD 디지털 로직 활용을 활...
ADC (Analog to Digital Converter)는 일반적인 아날로그 빌딩 블록이며 FPGA 또는 CPLD와 같은 디지털 로직을 아날로그 센...
미드 레인지 FPGA에서 고속 DDR3 메...
FPGA에서 고속 고효율 DDR3 메모리 컨트롤러를 구현하는 것은 강력한 작업입니다. 최근까지, 몇 개의 고급 (읽기 :...
