초저 밀도 FPGA를 사용한 하드웨어 가속도에 대한 새로운 접근법
시스템 설계자에게 모바일 소비자, 자동차, 산업, 의료 또는 과학 응용 프로그램을 구축하든 상관없이 문제를 나열하도록 요청하고 필연적으로 호스트 프로세서 성능을 최적화 할 수 있습니다. 놀랍지 않습니다. 이 MPU의 이벤트 중심 아키텍처를 통해 멀티 태스킹 및 새로운 우선 순위를 해결할 수 있습니다. 그러나 I/O의 수가 계속 증가함에 따라 대역폭에 대한 수요가 증가합니다.
오늘날의 호스트 MPU는 더 넓은 I/O와 다른 시스템 전체의 명령 및 제어 기능을 관리하는 임무를 맡고있어 더 오랜 시간 동안 작동해야하므로 소중한 힘을 소비하고 자원을 계산해야합니다.
자세한 내용은이 백서를 다운로드하십시오.
더 알기 위해
이 양식을 제출함으로써 귀하는 수락합니다 Lattice Semiconductor Corporation 당신에게 연락하여 마케팅 관련 이메일 또는 전화. 언제든지 구독을 취소할 수 있습니다. Lattice Semiconductor Corporation 웹사이트 및 커뮤니케이션은 자체 개인 정보 보호 정책의 적용을 받습니다.
이 리소스를 요청하면 사용 약관에 동의하는 것입니다. 모든 데이터는 우리의 보호 개인 정보 정책.추가 질문이 있으시면 이메일을 보내주십시오 dataprotection@techpublishhub.com
더 많은 리소스 Lattice Semiconductor Corporation
FPGA 기술을 사용하여 유연한 USB Typ...
Type-C 인터페이스는 소비자에게 극적인 이점을 제공합니다. 그러나이 잠재적 인 설계자는 유형 -C의 전력 전달 (...
ti tms320c6xxx (“Davinci”) 프로세서...
모든 마이크로 프로세서 또는 DSP는 두 가지 기능을 수행하기 위해 재설정 생성기 회로 또는 IC가 필요합니다. (1...